Agordebla Matrico de Logikaj Elementoj: Malsamoj inter versioj

El Vikipedio, la libera enciklopedio
[nekontrolita versio][nekontrolita versio]
Enhavo forigita Enhavo aldonita
Neniu resumo de redakto
Neniu resumo de redakto
Linio 1: Linio 1:
[[Image:Altera StratixIVGX FPGA.jpg|thumb|300px|[[Altera]] Stratix IV GX AMLE.]]
loj[[Image:Altera StratixIVGX FPGA.jpg|thumb|300px|[[Altera]] Stratix IV GX AMLE.]]


'''Agordebla Matrico de Logikaj Elementoj''' aŭ '''AMLE''' (angle ''field-programmable gate array'' (FPGA)) estas [[integra cirkvito]], kies funkciado estas reagordebla kaj konfigurebla far uzanto. La konfigurado de AMLE estas farata per speciala programlingvo ''[[hardware description language]]'' (HDL). Pli frue oni ankaŭ uzis [[cirkvita diagramo|cirkvitajn diagramojn]], sed nun tiu maniero priskribi konfiguron estas nun tre rara.
'''Agordebla Matrico de Logikaj Elementoj''' aŭ '''AMLE''' (angle ''field-programmable gate array'' (FPGA)) estas [[integra cirkvito]], kies funkciado estas reagordebla kaj konfigurebla far uzanto. La konfigurado de AMLE estas farata per speciala programlingvo ''[[hardware description language]]'' (HDL). Pli frue oni ankaŭ uzis [[cirkvita diagramo|cirkvitajn diagramojn]], sed nun tiu maniero priskribi konfiguron estas nun tre rara.
Linio 5: Linio 5:
AMLE povas esti agortita por iu logika funkcio, kiun performas normala integra cirkvito. Ebleco rekonfiguri funkciadon por kurantaj taskoj kontraŭ malgranda aldona kosto aŭ entute sen iu kosto igas na AMLE tre utila en multaj kampoj, malgraŭ ĝenerale pli alta komenca prezo.<ref name="FPGA">[http://www.eecg.toronto.edu/~vaughn/challenge/fpga_arch.html FPGA Architecture for the Challenge]</ref>
AMLE povas esti agortita por iu logika funkcio, kiun performas normala integra cirkvito. Ebleco rekonfiguri funkciadon por kurantaj taskoj kontraŭ malgranda aldona kosto aŭ entute sen iu kosto igas na AMLE tre utila en multaj kampoj, malgraŭ ĝenerale pli alta komenca prezo.<ref name="FPGA">[http://www.eecg.toronto.edu/~vaughn/challenge/fpga_arch.html FPGA Architecture for the Challenge]</ref>


AMLE enhavas programeblajn logikajn elementojn nomataj "logikaj blokoj" kaj hierarkion de reagordeblaj interligoj, per kiuj la blokoj povas esti konektitaj laŭvole, kiel ĉe [[prototipa plato]]. Certaj aranĝoj de logikaj elementoj povas performi komplikajn operaciojn de [[kombina logiko]] aŭ funkcii kiel simplaj [[logika pordo|logikaj pordoj]]. Pli modernaj AMLE-oj ankaŭ inkluzivas memorajn elementoj, kiuj povas esti simplaj [[baskulo]]j aŭ plenaj komplikaj aroj de memoriloj.<ref name="FPGA"/>
AMLE enhavas programeblajn logikajn elementojn nomataj "logikaj blokoj" kaj hierarkion de reagordeblaj interligoj, per kiuj la blokoj povas esti konektitaj laŭvole, kiel ĉe [[prototipa plato]]. Certaj aranĝoj de logikaj elementoj povas performi komplikajn operaciojn de [[kombina logiko]] aŭ funkcii kiel simplaj [[logika pordo|logikaj pordoj]]. Pli modernaj AMLE-oj ankaŭ inkluzivas memorajn elementoj, kiuj povas esti simplaj [[baskulo (elektroniko)|baskuloj]] aŭ plenaj komplikaj aroj de memoriloj.<ref name="FPGA"/>


==Historio==
==Historio==

Kiel registrite je 09:49, 30 sep. 2009

loj

Altera Stratix IV GX AMLE.

Agordebla Matrico de Logikaj ElementojAMLE (angle field-programmable gate array (FPGA)) estas integra cirkvito, kies funkciado estas reagordebla kaj konfigurebla far uzanto. La konfigurado de AMLE estas farata per speciala programlingvo hardware description language (HDL). Pli frue oni ankaŭ uzis cirkvitajn diagramojn, sed nun tiu maniero priskribi konfiguron estas nun tre rara.

AMLE povas esti agortita por iu logika funkcio, kiun performas normala integra cirkvito. Ebleco rekonfiguri funkciadon por kurantaj taskoj kontraŭ malgranda aldona kosto aŭ entute sen iu kosto igas na AMLE tre utila en multaj kampoj, malgraŭ ĝenerale pli alta komenca prezo.[1]

AMLE enhavas programeblajn logikajn elementojn nomataj "logikaj blokoj" kaj hierarkion de reagordeblaj interligoj, per kiuj la blokoj povas esti konektitaj laŭvole, kiel ĉe prototipa plato. Certaj aranĝoj de logikaj elementoj povas performi komplikajn operaciojn de kombina logiko aŭ funkcii kiel simplaj logikaj pordoj. Pli modernaj AMLE-oj ankaŭ inkluzivas memorajn elementoj, kiuj povas esti simplaj baskuloj aŭ plenaj komplikaj aroj de memoriloj.[1]

Historio

Referencoj

  1. 1,0 1,1 FPGA Architecture for the Challenge

Eksteraj ligoj